Cadence推出Protium S1 加快設計上線速度 智慧應用 影音
DForum0515
ST Microsite

Cadence推出Protium S1 加快設計上線速度

益華電腦(Cadence Design Systems, Inc.)宣布推出Protium S1 FPGA原型(Prototyping)驗證平台,藉由創新實現的演算法可提升工程生產效率。Protium S1平台提供與Cadence Palladium Z1資料中心級硬體驗證模擬平台的前端(front-end)流程一致性,相較於傳統FPGA原型平台,可將設計上線速度平均加快8成。

Protium S1採用Xilinx Virtex UltraScale FPGA技術,較前代平台提升6倍的設計規模且性能提高2倍。Protium S1平台已獲得網路、消費及儲存市場中的早期使用者開始採用。

Cadence益華電腦推出用於早期軟體開發的FPGA原型驗證平台Protium S1。

Cadence益華電腦推出用於早期軟體開發的FPGA原型驗證平台Protium S1。

Xilinx系統軟體、整合和驗證事業部資深總監Peter Ryser表示,Protium S1平台確保數以百計的軟體開發商在開發流程中儘早獲得規模靈活性,並協助開發商專心處理設計驗證及軟體開發,無需擔心原型上線。結合Palladium Z1的共通流程可確保從模擬到原型的順暢過渡,大幅改善產能。

為提高設計人員產能,Protium S1平台能提供超高速原型上線,Protium S1以先進記憶體模型建立及實現能力協助設計人員將原型上線時間從數月縮短為數日,大幅提前韌體開發的時間。且易於使用,Protium S1與 Palladium Z1平台共用編譯流程,現有編譯環境的重複利用率最高達80%,並提供兩套平台之間的前端一致性。

Cadence數位與簽核事業群暨系統與驗證事業群資深副總裁兼總經理Anirudh Devgan博士表示,有鑑於業界對於以縮短整體專案時程達成早期軟體開發的需求不斷增加,致力打造更先進的模擬和FPGA原型平台。Protium S1為軟體開發團隊提供完整的軟硬體組件、全面整合的實現流程、更快的設計上線時間和最先進的除錯能力,使其可提早數月推出令人驚豔的終端產品。

Protium S1平台為Cadence Verification Suite的新成員,符合Cadence系統設計實現(SDE)的策略,協助系統及半導體公司以更高效率打造出更完整且具競爭力的終端產品。Cadence Verification Suite搭載先進的核心引擎、驗證架構技術及用於提升設計品質與產能的解決方案,滿足各種應用及垂直產業所需的驗證要求。

Cadence同步推出另一驗證套裝新成員-Xcelium平行模擬平台,欲知更多有關Xcelium的資訊,請至官網查詢。


關鍵字